国产RFSoC 47DR/28DR/27DR核心板

    科创经济 朗峰江湖 2024-09-06 92824 次浏览

    采用FDW复旦微电子FMZQ28DR- RFSoC处理器,兼容Gen1 ZU28/27、Gen3 ZU48/47DR RFSoC,拥有8个RF-ADC、8个RF-DAC通道。提供完整的应用示例源代码和性能分析工具, 主要用于小尺寸、低功耗、实时处理RF系统的快速集成与应用部署,缩短产品开发周期。

    wKgaombW0Y6AE6QbAAJuG8EIVac400.png

    主要技术指标:

     核心处理器:Gen3 ZU48(47)DR- 2FSVG1517I RFSoC

     8xADCs, 14-bit up to 5GSPS;

     8x SD-FEC硬核(47无此硬核)8

     x DACs, 14-bit up to 9.85GSPS;

     RF Input Freq. Max:6GHz;

     Quad-core Arm Cortex-A53 MPCore with CoreSight;

     Dual-core Arm Cortex-R5F with CoreSight;

     PS I/O:支持UARTCAN2.0B,USB2.0,I2C,GigeE10/100/1000,SDIO,SPI 协议;

     4x PS-GTR:支持PCIe Gen1/2、Serial ATA 3.1、DisplayPort 1.2a、USB 3.0 和 SGMII 协议;

     16x PL-GTY:PCIe Gen4、100G Ethernet、150G Interlaken 等协议;

     72x PL-GPIO:用户自定义 IO;

     调试接口:JTAG、usb2UART、PMBus;

     适配 Gen1 ZU28(27)DR RFSoC 芯片时,变化参数如下:

     8x ADCs, 12-bit up to 4.096GSPS

     8x DACs, 14-bit up to 6.554GSPS

     RF Input Freq. Max:4GHz

     8x SD-FEC 硬核(27无此硬核)

     16x PL-GTY:支持PCIe Gen3、100G Ethernet、150G Interlaken 等协议

     板载存储:

     2 组 4GB 64bit DDR4 @ Programmable Logic

     32GB eMMC Persistent Storage

     4GB 64bit DDR4 @ Processor Subsystem

     1Gb QSPI Boot Storage

     独立时钟管理网络

     超低抖动可编程时钟网络:外部或板载参考 100MHz(可更换)可选;

     支持板间时钟同步;

     33.33MHz@PS、200MHz@PL 独立工作时钟;

    机械结构与供电

     12V 供电,过压、过流、超温监测与管理;

     机械尺寸:127.0mm * 101.6mm(老款),77.1mm*101.6mm(新款);

    信号接口:2xRFMC,FMC+

     配套明细

     参考例程:ADC/DAC 例程;PL 例程;PS 例程;OS 镜像;时钟管理例程;

     RF Analyzer(ADC 性能评估软件);

     PCIE 规范标准测试用底板(选配)

    应用领域

     相控阵雷达

     5G大规模MIMO

     混合波束成形

     卫星通信

     空间信号检测与干扰

     多通道射频仪表

     宽域频谱监测与射电天文

    审核编辑 黄宇